Language selection

Search

Patent 1065491 Summary

Third-party information liability

Some of the information on this Web page has been provided by external sources. The Government of Canada is not responsible for the accuracy, reliability or currency of the information supplied by external sources. Users wishing to rely upon this information should consult directly with the source of the information. Content provided by external sources is not subject to official languages, privacy and accessibility requirements.

Claims and Abstract availability

Any discrepancies in the text and image of the Claims and Abstract are due to differing posting times. Text of the Claims and Abstract are posted:

  • At the time the application is open to public inspection;
  • At the time of issue of the patent (grant).
(12) Patent: (11) CA 1065491
(21) Application Number: 243128
(54) English Title: SIGNAL CODING PROCESS AND TRANSMITTING DEVICE USING THE PROCESS__
(54) French Title: PROCEDE DE CODAGE D'UN SIGNAL ET DISPOSITIF DE TRANSMISSION METTANT EN OEUVRE LE PROCEDE
Status: Expired
Bibliographic Data
(52) Canadian Patent Classification (CPC):
  • 354/82
(51) International Patent Classification (IPC):
  • H03K 7/08 (2006.01)
  • H03C 3/00 (2006.01)
(72) Inventors :
  • MAGNIEN, CHRISTIAN (Not Available)
  • SECHER, FERNAND (Not Available)
(73) Owners :
  • SOCIETE LANNIONNAISE D'ELECTRONIQUE SLE-CITEREL S.A. (Not Available)
(71) Applicants :
(74) Agent: NA
(74) Associate agent: NA
(45) Issued: 1979-10-30
(22) Filed Date:
Availability of licence: N/A
(25) Language of filing: French

Patent Cooperation Treaty (PCT): No

(30) Application Priority Data: None

Abstracts

French Abstract

ABREGE DESCRIPTIF
L'invention concerne le codage de signaux analogiques. On
compare un signal analogique à un signal de comparaison crois-
sant selon une loi donnée jusqu'à l'égalité avec le signal
analogique ; ensuite le signal de comparaison reste constant
pendant un temps donné, et reprend sa valeur initiale, le
dispositif de transmission comprend un circuit de traitement
à l'émission et à la réception ; à l'émission le circuit de
traitement est précédé par un comparateur recevant le signal
analogique et le signal de comparaison délivré par un conver-
tisseur alimenté par le circuit de traitement;à la réception
le signal à décoder est appliqué à un circuit de mise en forme
relié à l'entrée du circuit de traitement.

Claims

Note: Claims are shown in the official language in which they were submitted.

Les formes de réalisation de l'invention pour laquelle une propriété ou un
privilège exclusif est revendiqué sont définies comme suit :
1/ Procédé de codage d'un signal analogique caractérisé par le fait que
l'on compare le signal analogique 3 un signal de comparaison croissant
selon une loi donnée depuis une valeur initiale jusqu'à l'égalité avec le
signal analogique, que le signal de comparaison reste ensuite constant
pendant un temps donné et qu'il reprend au bout de ce temps sa valeur
initiale, que l'on applique un signal résultant de la comparaison à une
mémoire qui prend une première valeur constante tant que l'égalité entre le
signal analogique et le signal de comparaison n'est pas atteinte et une
deuxième valeur constante, dès que l'égalité est atteinte, valeur qu'elle
conserve pendant tout le temps où le signal de comparaison est constant, et
qu'on élabore un signal rectangulaire en comptant par deux les passages de
la seconde valeur à la première valeur de ladite mémoire.
2/ Dispositif de transmission pour la mise en oeuvre du procédé selon la
revendication 1, et comportant une partie émission et une partie réception,
caractérisé par le fait que la partie émission et la partie réception
comportent chacune un circuit de traitement, identique, constitué par une
horloge, une mémoire, un commutateur, un premier et un deuxième compteur,
le commutateur ayant une première et une deuxième entrées, une première et
une deuxième sorties, la première entrée étant reliée à une sortie de la
mémoire dont une entrée constitue une entrée du circuit de traitement, la
deuxième entrée étant reliée à l'horloge, la première sortie étant reliée
au premier compteur, la deuxième sortie étant reliée au deuxième compteur,
le deuxième compteur ayant une sortie reliée à uns entrée de remise à zéro
de la mémoire et des premier et deuxième compteurs, le circuit de traitement
ayant des sorties constituées par une sortie des premier et deuxième
compteurs et par la sortie de la mémoire, le deuxième compteur comptant un
nombre donné de signaux d'horloge.
3/ Dispositif de transmission selon la revendication 2, caractérisé par le
fait que la partis émission comprend également un comparateur, un convertisseur
numérique/analogique, un compteur par deux, et un filtre, le comparateur
ayant sa sortie reliée à l' entrée de la mémoire et recevant sur uns première
entrés un signal analogique et sur une deuxième entrée un signal analogique
de comparaison sortant du convertisseur numérique/analogique relié à la
sortie du premier compteur, la sortie du deuxième compteur étant reliée au
compteur par deux dont la sortis est reliée au filtre lequel délivre en
sortie un signal codé analogique.
4/ Dispositif de transmission selon la revendication 2, caractérisé par le
fait que la partis émission comprend également un comparateur (2), un
convertisseur numérique/analogique (13), un compteur par deux (17) et un
filtre (19), le comparateur ayant sa sortis reliés à l'entres (26) de la
mémoire (27) et recevant sur uns première entrés un signal analogique (E1)
et sur une deuxième entrée un signal analogique de comparaison (E2) sortant
du convertisseur numérique/ analogique (13) reliés à la sortis (29) du
premier compteur (12), la sortis (30) de la mémoire étant reliée au compteur
par deux (17) dont la sortis (13) est reliés au filtre (19) lequel délivre
en sortie (20) un signal codé analogique (So).
5/ Dispositif de transmission selon la revendication 3, caractérisé par le
fait que la sortis du filtre (19) est reliée à un émetteur radio (22).
6/ Dispositif de transmission selon la revendication 2, caractérisé par le
fait que la partis émission comprend également un comparateur (2), un
convertisseur numérique/analogique (13), un compteur par deux (17), un
émetteur radio (22), le comparateur ayant sa sortis reliée à l'entrée de la
mémoire (27) et recevant sur une première entrée un signal analogique (E1)
et sur une deuxième entrés un signal analogique de comparaison (E2) sortant
du convertisseur numérique/analogique relié à la sortie du premier compteur
16
(12), la sortie du deuxième compteur (14) étant reliée au compteur par deux
(17) dont la sortie est reliée à l'émetteur radio.
7/ Dispositif de transmission selon la revendication 2, caractérisé par le
fait que la partie réception comprend également un circuit de mise en forme
recevant en entrée un signal à décoder, sa sortie étant reliée 3 l'entrée
de la mémoire du circuit de traitement, un convertisseur numérique/analogique
dont l'entrée est reliée à la sortie du premier compteur du circuit de
traitement un circuit d'amplification et de filtrage dont l'entrée est
reliée à la sortie du convertisseur numérique/analogique et qui délivre en
sortie un signal analogique décodé.
3/ Dispositif de transmission selon la revendication 7, caractérisé par le
fait qu'il comporte un récepteur radio (39) dont la sortie est reliée à
l'entrée du circuit de mise en forme (24).
9/ Dispositif de transmission selon l'une des revendications 7 ou 8,
caractérisé par le fait que la sortie du convertisseur numérique/analogique
(31) est reliée à travers un transistor à effet de champ (T1) au circuit
d'amplification et de filtrage (23) dont l'entrée est également reliée à un
condensateur (C) relié à la terre, une base (4D) dudit transistor à effet
de champ étant reliée 3 travers une résistance (41) et un circuit d'interface
(42) à la sortie (30) de la mémoire (27) du circuit de traitement )21).
10/ Dispositif de transmission selon l'une des revendications 7 ou 3, carac-
térisé par le fait que la sortie 129) du premier compteur 112) est reliée 3
l'entrée d'une mémoire logique (43) dont la sortie est reliée au convertis-
seur numérique/analogique 113), une entrée de commande (44) de ladite
mémoire logique étant reliée à la sortie du circuit de mise en forme.
17

Description

Note: Descriptions are shown in the official language in which they were submitted.

106549~
L'inventlon concerne le codage st le dkcodage ds signaux analo-
giques et sn particulier de slgnaux de parole. Il existe différents procédés
et dispositifs de codage tels que par ex0mple la modulation par impulsions
codées la modulation de phass, la modulation ds frkquence, la modulation de
durée. CBS divers procédés bien connus ont leurs avantages et leurs inconvé-
nients J en particulier ils ne sont pas insensibles aux bruits et n'assur2nt
pas une discrétion ds la transmission des signaux car leur analyse et lsur
décodags n'offrent pas ds difficultés telles qus l'on ne puisse rstrouver le
signal d'origine.
L'invention a pour ob~et un procédé de codage de signaux analo-
giques assurant une excellente immunité aux bruits et la discrétion de la
transmission dssdits signaux analogiquss.
L'invention a égalemsnt pour obJet un dispositif de transmission
mettant en osuvre le procédé de codage st comportant une partie émission et
uns partis réception.
Le procédé ds codage d'un signal analoglque est caractérisé par le
fait que l'on compare le slgnal analogique à un signal de comparaison crois-
sant selon une loi donnée dspuis uns valeur initiels Jusqu'à l'égalitk
avsc le signal analogique, qus le ~ignal de comparaison rsste ensuite constant
pendant un temps donné et qu'il reprend au bout de ce temps sa valeur ini-
tiale, que l'on applique un signal résultant de la comparaison à une mémoire
qui prend uns première valeur constante tant que l'égalité entre 19 Sigll
analogiqu~ et le slgnal de comparaison n'est pas attsinte et une dsuxième
valeur constante, dès que l'égalité est atteinte, valeur qu'elle conserve
pendant tout le temps où le signal de comparalson est constant, et qu'on
élabore un signal rectangulaire en comptant par deux les passagss de la
seconde valeur à la première valeur de ladite mémoire.
Le dispositif de transmission msttant en oewre le procédé ds
codage et comportant une partie émission et une partie réception est car~c-
térisé par le fait que la partie émission et la partie réception comportent
- 1 - ~
~065491
chacune un circuit de traltemsnt, identique, constitué par une horloge, une
mémoire, un commutateur, un premier et un deuxième compteur, le commutateur
ayant une première et une deuxième entrées, une première et une deuxième
sorties, la première entrée étant reliée à une sortie de la mémoire dont une
entrée constitue une entrée du circuit de traitement, la deuxième entrée
étant reliée à l'horloge, la première sortie étant reliée au premier compteur,
la deuxième sortie étant reliée au deuxième compteur, la deuxième comptsur
ayant une sortis reliée à une entrée de remise à zéro de la mémoire et des
premier et deuxième compteurs, le circuit de traitement ayant des sorties
constituées par une sortie des premier et deuxlème compteurs et par la sortie
de la mémoire.
Selon uné autre caractérlstique la partie émission comprend en
outre un comparateur, un converti~seur numérique/analogique, un compteur par
deux, st un filtrs, le comparateur ayant sa sortle reliée à l'entrée de la
mémoire et recevant sur une première entrée un signal analogique et sur une
deuxième entrée un signal analogique de comparaison sortant du convertisseur
numérique/analogique relié à la sortie du premier oompteur, la ~ortie du
deuxième compteur étant reliée au compteur par deux dont la sortie est reliée
au filtre lequel délivre en sortie un signal codé analogique.
Selon une autre caractéristique la partie réception comporte en
outre un circuit de mise en forme recevant en entrée un signal à décoder, sa
sortie étant reliée à l'entrée de la mémoire du circuit de traitement, un
convertisseur numéri~ue/analogique dont l'entrée est reliée à la sortie du
premier compteur du circuit de traitement, un clrcuit d'amplification et de
filtrage dont l'sntrée est reliée à la sortie du convertisseur numérique/
analogique et qui d~livre en sortie un signal analogique décodé~
D'autres caractéristiques et avantages de l'invention ressortiront
ds la description qui va suivre d'exemples de réalisations illustrés par les
figures annexées dans lesquell~s :
- la figurs 1 représente un exemple de réalisation de la partle
-- 2 --
106549~
émission d'un dispositif de transmission,
- la figure 2 représente l'allure des signaux en différents points
de la partie émission de la figure 1,
- la figure 3 représente une variante de réalisation de la partie
émission,
- la figure 4 représente une autre variante de réalisation de la
partis émission,
- la figure 5 représente un exemple de réalisation de la partle
réception,
- la figure 6 représente l'allure des signaux en différents points
de la partie réception de la figure 5,
- la figur~ 7 représente une variante de réallsation de la partie
réception,
- la figure B représente une autre variant~ de réalisation de la
partie réception,
la figure 9 représente une autre varlante de réalisatlon de la
partle récaptlon,
- la figurs 10 représente l'allure des signaux 3 l'sntrée du
clrcuit d'amplification et de filtrage des figures 8 et 9.
La figure 1 représente un exemple de réalisation de la partie
émission d'un disposltif de transmission selon l'invention dans le cas d'une
application à la téléphonie. Dans cette figure, un signal analogique Eo, à
coder, est appliqu~ à un clrcuit d'ampliflcation et de filtrage 1 dont la
sortie qui délivre un signal analogique E1 est reliée 3 une entr~e d'un
comparateur 2 1 la sortie du comparateur est reliée à l'entr~e 2~ d'une
mémoire 27 dont la sortie 30 est reliée à une premlère entrée 3 d'un commu-
tateur 4 qui comporte une deuxième entrée S reliée à une horloge 6 délivrant
des signaux carrés à une fréquence F. Le commutateur 4 comporte deux portes
ET 7 et 8 et un invsrseur logique 9 1 les portes ET 7 et B ont chacune une
entrés reliée 3 la deuxième entrée 5 ; la porte ET 8 a une autre entrée
1065491
reli~e 3 la première entrée 3 ~ la première entrée 3 est également reliée à
l'inverseur logique 9 dont la sortie est reliée à une autre entr~e de la
porte ET 7 5 les premlère et deuxième sorties 10 et 11 du commutateur sont
constituées respectlvement par les sorties des portes ET 7 et 8. La première
sortle 10 est reliée b un premier comptsur 12 dont la sortie 29 est reliée 3
un convertisssur numérique/analogique 13 ~ la deuxième sortie 11 est reli~e
à un deuxième compteur 14 dont la ~ortie 15 est reliée à une entrée de remise
a zéro Z de la mémoire 27 et de c h cun des premier et deuxième compteurs. La
sortie 16 du convertlsseur numérique/analogique qui délivre un signal analo-
gique de comparaison E2 est rellée à une autre entrée du comparateur 2.
L'horloge 6, le commutateur 4, le premier compteur 12, le deuxi~me compteur
14, la mémoire 27 et leurs liaisons constituent un circuit de traitement 21 t
que l'on retrouvsra identiquemsnt dan~ le décodeur de la partie réception du
dispositif de transmi~sion.
Le circuit de traitement comporte une entrée 26 qui est celle de
la mémoire 27, une sortie 15 qui est celle du compteur 14, une sortie 29 qui
est celle du compteur 12 et une sortie 30 qui est celle de la mémoire 27 et
dont le role sera précisé lors de la description des figures 3 et 8.
La sortie 15 du deuxl~me compteur 14 est reliée à l'entrée d'un :,
compteur par deux 17 dont la sortie 13 est reliée 3 un filtre 19 qui délivre
en sortie 20 un signal codé analogique So, ce filtre ayant par exemple une
bande passar,te de 300 à 3000 HZ.
La figure 2 représente en fonction du temps l'allure des ~ignaux
obtenus en différent~ points de la figure 1.
La courbe a) représente le signal analogique E1 appliqué au compa-
rateur 2 et le signal analogique de comparaison E2 délivré par le convertis-
seur numériqus/ analogique 13 et appliqué au comparateur 2,
la courbe b) représente le signal obtenu à la sortie 30 de la
mémoire 27 et délivré 3 la première entrée 3 du commutateur,
; 30 la courbe c) représente le signal obtenu b la première sortie 10
1065491
du commutateur,
la courbe d~ représente le signal obtenu à la deuxième sortie 11
du commutatsur,
la courbe e) représente le signal obtenu 3 la sortis 15 du deu-
xième compteur 14,
la courbe fl représente le signal obtenu à la sortie 18 du compteur
par deux 17,
la courbe g) représente 18 slgnal codé analogique So sortant du
filtre.
Le fonctionnement de la partie émission représentée figure 1 est
le suivant. Le signal analoglque Eo, qui est par exemple un signal de psrole,
est appliqué au circuit d'amplification st de filtrage 1 qui délivre un signal
analogique E1 au comparateur 2. Ce signal analogique E1 est comparé au signal
analogique de comparaison E2 déllvré par le convertisseur num~rique/analogique
13 1 aussi longtemps que le signal analogique E1 est supérieur au signal
analog1qus ds comparaison E2 le comparateur Z ne délivre pas de signal à la
m~moire 27 ~ la première entrée 3 du commutateur 4 recevant un signal ~0~
l'lnverseur logique 9 délivre un signal ~1~ à la porte ET 7 qui reçoit égale-
ment les signaux ds l'hDrloge 6 J le premier compteur 12 recoit donc les
signaux d'horloge qui sont des signaux carrés de fréquence F, les compts et
transmet en permanence l'indication du comptage au convertisseur numérique/
analogique 13 qui délivre en sortie 16 le signal analogique de comparaison E2
qui croit donc en fonction du temps puisque fonction du nombre de signaux
d'horloge reçus par le premier compteur ~ le signal analogique de comparaison
E2 est donc en marches d'escalisr, au rythme de l'avance du premier compteur.
Lorsque l'egalité des signaux E1 et E2 est obtenue le comparateur
2 délivre un ~ignal "1" à la mémoire 27 qui conserve ce signal et l'snvois
sur la première entree 3 du commutateur 4, ce qui inhibe la porte ET 7. Par
contre la portz ET ~ rscoit le signal "1" de la msmoire 27 et dsvient pas-
sante ; elle délivre alors au deuxièms comptsur 14 des signaux ~1" au rythme
1065491
des signaux d'horloge, Le deuxi~me compteur compte ces slgnaux ~ usqu'à
un certain nombre N prédéterminé. Lorsque ce nombre N est atteint, le dsu-
xlème compteur délivre un slgnal qui est appliqué aux entrées de remise 3
z~ro Z des premier Bt deuxième compteurs et de la mémoire 27 qui reviennent
à zero. Le signal analoglque de comparaison E2 tombe également à zéro, de
m~me que le signal en sortle du comparateur 2, et le premier compteur 12
recoit à nouveau les signaux d'horloge.
On voit flgure 2 - courbs b - que 1~ signal sortant de la mémolre
27 est nul pendant les intervalles de temps de durée t', t~, t'~ ~.. etc, et
égal à l'unité pendant un certain temps t, donné, correspondant au temps de
comptage jusqu'à N du deuxième compteur 14.
Sur la figure 2 - courbe e - on voit que le signal délivré par le
deuxi~me compteur, sur sa sortie 15, est constitué par des impulsions qui
correspondent à la fin du comptage par le deuxlème compteur, donc au retour
a zéro du signal enalogique de comparaison E2 comme indiqué précédemment.
L8 signal délivré par le deuxiame compteur à sa sortis 15 est
appllqu~ à un compteur par deux 17 qui délivre dss signaux rectangulaires
représentés figure 2 -courbe f. C8s signaux rectangulaires sont appllqués au
; flltre 19, de bande pa~ssante 300-3 m o HZ, qul délivre en sortie 20 le slgnal
codé analogique So représenté figure 2 - courbe g.
Si l'on appelle F la fréquence des signaux délivrés par l'horloge
et T le temps séparant deux fonctionnements du premier compteur 12, T prenant
les valeurs T1 = t l t', T2 = t + t~, T3 = t + t'~ etc ... on a : t = N/F et
; t' = n1/F, n1 étant le nombre compté par le premier compteur J an a de même
; t~ = n2/F, t "' = n3/F et T = (N l n~/F, n prsnant les valeurs n1, n2,
n3 ... etc.
A titre d'exemple, et en prenant F = 2,86 MHZ, N - 640 et
nmax. = 64, c'est-à-dire la valeur maximum que peut compter le premier compteur,
on a : 1/F = 0,35 microseconde
t'max. = ~FX- 22,4 microsecondes J nmin. = O I t'min. = O
_ ~; _
-
106S491
N/F = 224 microsecondes
t l t'max. - Tmax. = 246 microsecondes
t ~ t'mln. = Tmin. = 224 microsecondes.
La fréquence f du signal délivré par le cDmpteur par deux 17, et
représenté figure 6 cDurbe f est variable J elle est au mlnimum
f min. = 1/2Tmax. = 2030 HZ
et au maximum
f max. ~ 1/ZTmin. = 2230 HZ.
Cette fréquence f variable est également celle du signal codé
analogique So représenté courbe g de la figure 2.
La fréquence d'échantillonnage F éch du signal analogique E1 est
donnée par
F éch = 1/T avec T = tN l n)~F
cette fréquence varie entre
1/Tmax. = 4040 HZ et 1/Tmin. = 4430 HZ.
La figure 3 représsnte une variante de la partie émission d'un
dlspositif de transmisslon selon l'inventlon, et les memes repères que ceux
de la figure 1 ont m~me slgnification. Oans cette figure 3 le signal à la
sortie 30 de la mémoire 27, et représenté figure 2 - courbe b, est appliqué
au compteur par deux 17 suivi du filtre 19 qui délivre en sortie un signal
codé analogique So identiqus au signal représenté figure 2 - courbe g, le
compteur par deux 17 changeant d'état sur les fronts descendants des signaux
sortant de la mémoire 27.
La figure 4 représente une autre variante de la partle émission
d'un dispositif de transmission selon l'invention, et les m~mes repères que
ceux de la figure 1 ont meme signification. Dans cette figure 4 le signal à
la sortie 1a du compteur par deux 17, et représenté figure 2 courbe f. est
appliqué 3 un émetteur radio 22 qui ~met par son antenne 23 un signal radio
codé S1. Le signal sortant du compteur par deux 17 est utilisé pour moduler
une onde porteuse de l'émetteur radio 22.
1065491
On a indiqué que l'on utilisait un clrcuit d'ampplification et de
filtrags 1 rsc~vant le signal analoglqus Eo, qul n'sst d'ailleur3 pas obli-
gatoirsmsnt un signal ds parols ; blsn sntsndu selon les caractéristiquss
du signal analogique Eo st ds la transmission, ligns dans 1B cas d'une liai-
son par fils et notammsnt llgne téléphoniqus, liaison hertzienne dans le
cas ds l'émission par un ~metteur radio, 1B circuit d'amplification et de
filtrage 1 psut ne pas atre nécessairs, ou ne comportsr qu'un amplificateur
8i nécBggairB. Par ailleurs aucuns hypothèss n'a sté faits sur 1B signal
analogiqus Eo st C8 signal peut etre par sxsmple un signal de parole, ou
tout autre signal analogique ayant ou non subit prsalablement un csrtain
traitemsnt. Par conséqusnt on n'a pas a ss pr~occuper de la manièrs dont le
signal analogiqus Eo est obtsnu, car ceci ne fait pas partie de l'invsntion.
La figure 5 rspréssnts un exsmple de réalis3tion de la partie
r~csption d'un dispositif de transmission selon l'invention qui comporte un
circuit ds mise en forms 24, un circuit de traitemsnt 21 identique au circuit
de traitement da la figure 1, un convertisseur numérique~analogique 13, un
clrcult d'amplification et de filtrags 26.
Dans cstte figurs un signal analogiqus So délivré par la partie
émission reprfisentée figures 1 ou 3, est appliqué 3 l'entrée du circuit de
mise en forme 24 dont la sortia 25 est reliée à l'entrée 26 ds la m~moire 27
du circuit de traitement 21 qui est relié par la sortle 29 du prsmier
compteur 12 au conv~rtisseur numérique/analogique 13 dont la sortie 16 est
relise à l'entr~e 31 du circuit d'amplification et de filtrage 25, lequel
délivre en sortie 32 un slgnal analogique décodé S de meme forme qus le
signal analogiqus E1 de la partie émission.
Le clrcuit ds mise en forms 24 comprend un circuit d'amplification
st ds filtrage 33 qui reSoit sn sntrée le signal analogique So, dsux amplifi-
catsurs 34 st 35 ds gain G s 1 et G = -1 rsspsctivemsnt, dont l~s Bntrses
sont reliés à la sortie du circuit d'amplification et de filtrage 33 : la
sortie de chaque amplificateur est rsliés à l'~ntrss d'un comparatsur 36
106~491
dont la sortie est rellés 3 l'entrée d'un circuit de dlfférentiation et de
redressemsnt 37 dont la sortie 25 constitue la sortie du circuit de mise en
forme 24.
La figure 6 donne l 'allure des courbes en différents points de la
figure 5.
La courbe a) représsnte le signal sortant de l'ampllficateur 34,
la courbe b~ représente le signal sortant de l'amplificateur 35,
b courbe cl représente le slgnal en sortie du comparateur 36,
la courbe d~ représente le signal à la sortie Z5 du circult de
mise en forme 24,
la courbe el représente le slgnal 3 la sortie 30 de la mémoire Z7,
la courbe f) représente le signal en sortie 11 du commutateur 4,
la courbe g) représente 18 signal en sortie 10 du commutateur 4,
la courbe h~ représente le signal en sortie 16 du convertisseur
numérique analogique 13~
Le fonctionnement de la partie réception représentée figure 5 est
le suivant:
le slgnal codé analoglque So est appliqué à 1'0ntrée du circult d'ampli-
fication de flltrage 33 qul déllvre un signal 0n parallèle aux deux ampli-
ficateurs 34 et 35. Le signal sortant de chaque ampllficateur 34 et 35 est
appliqué 3 l'entrée du comparateur 36 dont la sortie délivre un signal au
circuit de différentiation et de redressement 37 lequel délivre à la sortle
25 un signal impulsionnel représenté figure 6 - courbs d. Ces impulsions
correspondent à chaque front montant et descendant du signal délivré par le
comparateur 36, signal constitué de créneaux représentés figure 6 - courbe
c. Chaque front montant ou descendant correspond 3 un passage par zéro des
courbes a et b de la figure 6 ~ ces courbes proviennent du signal codé
analogique Su après pas~age dans le circuit d'amplification et de filtrage
33 qui ne change pas l'emplacement des passages par zéro dudit slgnal codé
analogique So. Le signal impulsionnel est appliqué à l'entrée 26 de la
_ g _
10654~1
m~moire 27 du circuit de traitemsnt 21 ~ 50U5 l'effet d'une impulsion du
signal impulslonnel cette m~moirs prend l'~tat ~1~ st conssrve cst état
après disparition de l'impulsion ~ la sortis 30 délivre un signal ~1" a
l'sntrse 3 du commutateur 4 ~ C8 signal R1~ commande la porte ET 8 qui dé-
livre au deuxième compteur 14 les signaux d'hDrlogs qui sont des signaux
carrés ds fréquence F. Le deuxi~me compteur 14 compte ces signaux carrés
~usqu'au nombre N qui est le meme qu'à l'émission J lorsqu'il a fini de
compter il délivrs en sortle 15 un signal qui est appliqué aux entrées de
remise à zéro Z des prsmier et deuxième compteurs 12, 14 et de la mémoire
27, remettant ces compteurs et la mémoire à zéro. Le signal en sortie 30 de
la mémoire 27 est donc ~0~ ~ la ports ET 8 est inhibée et la porte ET 7 est
débloquée par l'inverseur 9 ~ la sortie 10 de la porte ET 7 délivre les
signaux d'horloge au premier compteur 12 qui compte les signaux d'horloge.
Lorsqu'une nouvelle impulslon est appliquée à l'entrée 26 de le memoire 27
celle-cl délivre à nouveau un signal ~1~ 1 la porte ET 7 est inhibée et 1B
premier compteur 12 cesse de compter J par contre le deuxième compteur 14
reçoit à nouveau les signaux d'horloge et les compte, comme indiqué précédem-
ment.
La courbe e) de la flgure 6 donne l'allure des slgnaux en sortle
30 de la mémoire 27 J bien entendu le temps t qui correspond au temps ds
comptage du deuxièms comptsur 14 est inférieur au tsmps qui sépare deux
impulsions à l'entrée ds la mémoire 27. Le temps ds comptage t ast égal au
temps de comptage du premier compteur 12 de la partie émission qui effectue
18 codage du signal analogique E1.
Les courbes f et g de la figure 6 donnent rsspectivement l'allure
des signaux aux sorties 11 st 10 des portes ET 8 et 7. L'état du premier
compteur 12 est transmis en permanence par sa sortie 29 au convertisseur
numérique/analogique 13. Lorsque ce premier compteur compte, ce qui correspond
aux temps t', tn, t'~ ds la courbe e de la figure 6, le signal ~ sa sortie
29 croit régulièrement et le signal à la sortie 16 du convertisseur numérique/
- 10 -
~065491
analogiqus 13 croit également régulièrement comme indiqué courbe h de la
figure 6. Lorsque le premier compteur 12 cesse de compter, le signal à sa
sortie 29 a une valeur constante qui dépend du temps de comptage t', t~,
t~n t et le signal en sortie 16 du convertisssur numériqus/analogique 13
prend une valeur constante pendant tout le temps t de comtage du deuxième
compteur 14, valeur qui correspond à celle obtenue en fin de comptage du
premier compteur,
Lorsque le deuxième compteur 14 cesse de compter il remet le
premier compteur 12 3 zéro, comme indiqué précédemment, et le signal à la
sortie 16 du convertisseur numérique/analogique 13 prend la valeur z~ro, et
le processus recommence avec le comptage des signaux d'horloge par le
premier compteur 12.
Le signal sortant du convertisseur numérique/analogique 13 est
amplifié et filtré par le circuit d'amplification et de filtrage 28 qui
délivre à sa sortie 3Z un slgnal analogique décodé S de meme forme que le
slgnal analogique E1 appliqué au comparatsur 2 de la partie émission.
L'amplitude du signal analogique décodé S dépend bien entendu du gain du
circuit d'amplification et de filtrage 28.
Les circuits de traitement 21 des parties émission et réception
comprennent les mêmes organes, comme cela a été indiqué. Dans la description
de la partie réception on a supposé que la fréquence F de l'horloge 6 et que
le nombre N compt~ par le compteur 14 étaient identiques à la fréquence F et
au nombre N de la partie émission ; on peut bien entendu avoir une autre
fréquence F1 d'horloge et un autre nombre N1 à condition que le rapport
N1~F1 soit égal au rapport N/F de manière à ce que le temps de comptage t
soit le meme à l'émission et à la r~ception I il est également nécessaire
tant à l'émission qu'à la réception que la capacité maximum de comptage du
premier compteur 12 soit suffisante pour compter les signaux d'horloge
pendant les temps tels que t', t~, t'~ qui sont indépendants de la fréquence
de l~horloge~
iO6S491
Dans le cas où la partie émission comporta un émetteur radio,
comme rsprésenté figure 4, la partie rsception comporte un récepteur radio
comme représ~nté figure 7. Dans cette figure 7 une antenne 38 rec,oit le
signal radio codé S1 émis par l'émetteur radio 22 de la partie émission ~
cette antenne 38 est reliée à un récepteur radlo 39 relié à un circuit de
mise en forme 24 identique à celui de la figure 5. LB récepteur radio délivre
un signal analogique S2 comparable au signal codé analogique So de la figure
5. On retrouve dans la figure 7 comme dans la figure 5, un circuit de trai-
tement 21, un convertisseur numérique/analogique 13 et un circuit d'amplifi-
cation et de filtrage 28 en sortie 32 duquel on obtient un signal analogique
décodé S.
Dans les exemples de réalisation de la partie réception figurss 5
et 7, le signal appliqué à l'entrée du circuit d'amplification et de filtrage
28 présente dss paliers suivis de retours à zéro du signal, comme on peut le
voir sur la courbe h de la figure 6. On peut éviter ces retours à zéro afin
de faciliter le filtrage de ce signal.
La figure B donne un exemple de réalisation d'un circuit permettant
de supprimer le rstour à zéro pu signal appliqué au circuit d'amplification
et de filtrage 28. Dans cette figure 8, le circuit de traitement 21 est
2D relié par la sortie 29 du prsmier comptsur 12 au convertisssur numsriqus/
analogique 13 comma dans lss figures 5 et 7; la sortie 16 du convsrtisseur
numérique/analogique 13 est reliée à un transistor à effst ds champ T1 dont la
sortie est reliée d'une part à un condensateur C et d'autre part à l'entrée du
circuit d'amplification et ds filtrage 28; le condensateur C sst relié à la
terre I la base 4D du transistor à effet de champ T1 est reliée par l'inter-
médiaire d'une résistance 41 à un circuit d'interface 42 relié à la sortie 30
de la mémoire 27 du circuit de traitement 21. Le fonctionnement est le sui-
vant: pendant le temps t correspondant au temps ds comptage du deuxième
compteur 14 du circuit de traitement 21 la mémoire 27 délivre en sortie 30 un
signal "1" qui est appliqué au circuit d'interface 42; le transistor 3 effet
de champ T1 re,coit sur sa base 40, et par l'intermédiaire du circuit d'inter-
- 12 -
1C~6549~
face 42, un slgnal ds commande et devient passant s le translstor à effet de
champ T1 ayant une tr~s falble lmpédance sérle, le condensateur C se charge ou
se décharge ~usqu'à la tsnsion de sortle du convertlsseur numérlque/analoglque
13 avec une constants de temps bravs rC, r ~tant l'impédance de sortle dudlt
convertlsseur numérique/analoglque, cette lmpédance étant faible, de l'ordre
de quelques ohms. Pendant les temps t', t~, t'~ le transistor 3 effet de champ
T1 est bloqué et présente une très forte impédance s~rle. Le condensateur C ne
peut se décharger qu'a travers l'entrée du clrcult d'ampllficatlon et de
filtrage 2B dont l'impédance d'entrée R ~st grande, de quelques mégohms. Pra-
tiquement on prendra une constante de temps de charge rC la plus faible
possible, de l'ordre de la microseconde par exemple, et une constante de
décharge RC la plus grande possible et par exemple supérieure à dix fois
le temps t'max. de comptage du premier compteur, ce temps étant, dans
l'exempls donné dans la description de la partle émlsslon, de 22,4 mlcro-
secondss.
La courbe b de la flgLre 10 donne le slgnal appliqué à l'entrée du
circuit d'ampliflcatlon et de filtrage 28 ~ la courbe a est identique à la
courbe e de la figure 6. On voit sur cette courbe b que les pallers du
~lgnal ont respectivement des durées t ~ t', t ~ t~, t I t'~ ... etc ~ il
n'y a plus de retour à zéro comme dans le cas de la courbe h de la figure 6.
La figure 9 lllustre uns autre réalisatlon possible pour supprimer
le retour à zéro du signal appliqué au circult d'amplification et de filtrage
nans cette flgure 9 on retrouve les mêmes éléments que ceux des
flgures 5 et 7, à savoir un circuit de mise en forme 24, un circult de tral-
tsment 21, un convertisseur num~rique/analogique 13 et un circult d'amplifi-
cation et de filtrage 2~ ~ mais on a a~outé une mémoire logique ~3 qui est
reli~e sn entrée à la sortie 29 du premier compteur 12 du circuit de trai-
tement 21, et en sortie à l'entrée du convertisseur numérique/analogique
13 s d'autre part uns entrés de commande 44 de ladits memoire logique est
- 13 -
10654~1
reliée 3 la sortie 25 du clrcuit de mise en forme 24. Lorsque ledlt clrcult
de mise en forme déllvre un signal, voir courbe d de la figure 6, il autorlse
l'lnscription dans la memoire logique 43 du nombre affiché par l~ premier
compteur 12 du clrcult de traitement la m~moire logique afflche ce nombre
et le convsrtisseur numérique/analoglque d~livre un signal constant. Lorsque
le circuit de mise en forme 24 déllvre un autrs slgnal, 11 autorise l'lnscrip-
tion dans la mémoire logiqus 43 du nombre affiché par le premier compteur,
oe nombre étant dlfférent, ou non, du nombrs afflch0 précédemment, et le
convertlsseur numérique/ analoglque délivre un signal constant correspondant.
On retrouve ainsl en sortie du convertlsseur numérlque/analogique 13, donc
en entrée du circult d'ampllflcatlon et de flltrage 28 un signal tel que
représenté courbe b figure 10 dans lequel les retours 3 zéro ont été supprimés.
L'lnvention trouve des applicatlons dans la transmlssion d'infor-
mations d0 toute nature, se présentant sous forme analogique ~ elle s'applique
avantageusemenr aux transmissions téléphoniques.
31en entendu l'invention n'est pas llmitée aux exemples de
réalisatlon décrits et rsprésentés, et l'on pourra sans s'écarter de
l'lnvention remplacsr tout moyen par un moyen équlvalent.
- 14 -

Representative Drawing

Sorry, the representative drawing for patent document number 1065491 was not found.

Administrative Status

For a clearer understanding of the status of the application/patent presented on this page, the site Disclaimer , as well as the definitions for Patent , Administrative Status , Maintenance Fee  and Payment History  should be consulted.

Administrative Status

Title Date
Forecasted Issue Date 1979-10-30
(45) Issued 1979-10-30
Expired 1996-10-30

Abandonment History

There is no abandonment history.

Owners on Record

Note: Records showing the ownership history in alphabetical order.

Current Owners on Record
SOCIETE LANNIONNAISE D'ELECTRONIQUE SLE-CITEREL S.A.
Past Owners on Record
None
Past Owners that do not appear in the "Owners on Record" listing will appear in other documentation within the application.
Documents

To view selected files, please enter reCAPTCHA code :



To view images, click a link in the Document Description column. To download the documents, select one or more checkboxes in the first column and then click the "Download Selected in PDF format (Zip Archive)" or the "Download Selected as Single PDF" button.

List of published and non-published patent-specific documents on the CPD .

If you have any difficulty accessing content, you can call the Client Service Centre at 1-866-997-1936 or send them an e-mail at CIPO Client Service Centre.


Document
Description 
Date
(yyyy-mm-dd) 
Number of pages   Size of Image (KB) 
Drawings 1994-06-04 7 134
Claims 1994-06-04 3 120
Abstract 1994-06-04 1 17
Cover Page 1994-06-04 1 20
Description 1994-06-04 14 557